## Práctica O1

Objetivo global práctica 01

Roclizar una ALU de 4 bits copor de realizar sumas y restas en CZ y generar los bits de flags asociadas, así como varias operaciones lógicas

Objetivo 1

S=> selección (entado solocción)

Objetivo 2.1 Cdde légica





## Objetivo 2.2 Full adder



Concatenación => podemas usor un operando de concatenación, util para los Full odder



Mux2-1

module mux2-1 (output wire out, injut wire a, injut wire b, injut wires); assign out = s?b:a;

Il operación condicional de C, sintaxis [condición? valor\_si\_cierta: valor\_si\_falsa]

endonadale

Objetivo 3. Complemento

En función de una señal de control cpl, de forma que podemos dejar pasar un dato sin modificar o hacer su CI. Elaborar el módulo con el prototipo siguiente:

Compil (output wire [3:0] Sal, input wire [3:0] Ent, input wire cpl);

PISTA: mirar la implementación del mux2-1. El operador condicional os jurde ayudar



|                                       | )bjeti | vo 4.    | Camino de<br>R | dates y    | operación de la ALU.                                                                                       |
|---------------------------------------|--------|----------|----------------|------------|------------------------------------------------------------------------------------------------------------|
| , , , , , , , , , , , , , , , , , , , | L      | ALUOP    | R              | zero       | Carry Sign                                                                                                 |
|                                       | 0      | 00       | A+B            | 1 si (R=0) | 1 si (A+B) tiere acoreo Bit mas significativo de R                                                         |
| aritmeta 1                            | δ      | 61       | A-B            | 1si (R=0)  | 1 si (A-B) tiere acorreo Bit mas significativo de R<br>1 si (2/A) tiere acarreo Bit mas significativo de R |
|                                       | 0      | 10       | (2 (A)         | 1 Si (R=0) | 1 si C2(A) tiene acarreo Bit mas significativo de R                                                        |
|                                       | 0      | 11       | (8) 5)         | 1 Si (R=0) |                                                                                                            |
| 1                                     | 1      | 00       | A and B        | 15: (R=0)  | no importa no importa                                                                                      |
| Pojica                                | 1      | 01       | A or B         | 1 Si (R=0) | no importa no importa                                                                                      |
|                                       | 1      | 10       |                | 15: (6=0)  | no importa no importa                                                                                      |
|                                       | 1      | 11       |                | 1si (R=0)  | no importa no importa                                                                                      |
|                                       |        | Códigos  | •              |            |                                                                                                            |
|                                       |        | opeación |                |            |                                                                                                            |

A-B= la implementacemos, sumandele el Cz del sustacendo al primer operando LD=A+(-B)=A+Cz(B)=A+Cz(B)+1; Opl=A, Opz=Cz(B), Cino=1



ALUOP L = 0

## Objetivo 5. Diseñar funciones lógicas

Hay que diseñor las señales de control ops-A, opz-B, cpl y Cino, que dependerán de las entrades L, Alvop[1] y Alvop[6] que definirán la operación a ejecutar por la ALU.

No obidor les sincles zero, carry y sign.

| 2000, tarry y sign, |   |           |         |       |       |     |      |
|---------------------|---|-----------|---------|-------|-------|-----|------|
| Oper                | L | Alu De [] | Alop[0] | opl_A | op2_B | cpl | CinO |
| A+B                 | ٥ | 0         | 0       | . 1   |       | O   | O    |
| A-B                 | 0 | 0         | 1       | . 4   | 1     | 1   | 1    |
| CZ(A)               | ٥ | 1         | 0       | 0     | 0     | 1   | '    |
| Cz(B)               | 0 | 1         | . ji    | 0     | 1     | 1   | 1    |
| A and B             | 1 | 0         | 0       | - J   | 1     | 0   | 0    |
| A or B              | i | 0         | 1       |       | 1     | 0   | Q    |
| A xor B             | 1 | 1         | 0       | 1     | - 1   | 0   | 0    |
| (A) 1)              | 1 | 1         | 1       | 1     | 0     | 6   | 6    |
|                     | K |           | 1       |       |       | 1   | 1 0  |

| Alusp | [I]<br>Aloople |    |    |    |    |
|-------|----------------|----|----|----|----|
| L     | 1000           | 00 | ٥١ | 11 | 10 |
|       | 0              | 1  | -  | w  |    |
|       | 1              | I  | IJ | 1  |    |

| => op1-A | 1 = Allup[i] + L  |
|----------|-------------------|
| assign   | 1 ([] qould A-tgo |

| Alup[i]  |    |    |     |    |  |  |  |
|----------|----|----|-----|----|--|--|--|
| L Aloped | 60 | 01 | ſ1  | 10 |  |  |  |
| 0        | 1  | 0  | (-) |    |  |  |  |
| 1        | 1  |    |     | (1 |  |  |  |

| => op2-E | 3 = Alvop[] + L - Alvop[0] + L · Alvop[0]                       |
|----------|-----------------------------------------------------------------|
|          | op 2-B = ((2 Aloop [1])) ((2 L) & Aloop [0]) (L& (2 L) & p[0])) |

| Alop[1]  |    |    |    |    |
|----------|----|----|----|----|
| Aluap[1] | 00 | 01 | 11 | 10 |
| 0        |    | (1 |    | Ì  |
|          |    |    |    |    |